SPC5634MF2MLQ80 32-bit mikrocontrollers - MCU NXP 32-bit MCU, Power Arch kearn, 1.5MB Flash, 80MHz, -40/+125degC, Automotive Grade, QFP 144
♠ Produktbeskriuwing
Produkt Attribute | Attribute Wearde |
Fabrikant: | NXP |
Produkt Kategory: | 32-bit Microcontrollers - MCU |
RoHS: | Details |
Searje: | MPC5634M |
Montage styl: | SMD/SMT |
Pakket/koffer: | LQFP-144 |
Kearn: | e200z3 |
Program Memory Grutte: | 1,5 MB |
Data RAM Grutte: | 94 kb |
Data Bus Breedte: | 32 byt |
ADC resolúsje: | 2 x 8 bit/10 bit/12 bit |
Maksimum klokfrekwinsje: | 80 MHz |
Oantal I/O's: | 80 I/O |
Supply Voltage - Min: | 1.14 V |
Supply Voltage - Max: | 1.32 V |
Minimum wurktemperatuer: | - 40 C |
Maksimum wurktemperatuer: | + 150 C |
Kwalifikaasje: | AEC-Q100 |
Ferpakking: | Tray |
Analoge Supply Voltage: | 5.25 V |
Merk: | NXP Semiconductors |
Data RAM Type: | SRAM |
I/O spanning: | 5.25 V |
Focht gefoelich: | Ja |
Produkt: | MCU |
Produkt Type: | 32-bit Microcontrollers - MCU |
Program Memory Type: | Flits |
Factory Pack Quantity: | 60 |
Subkategory: | Mikrocontrollers - MCU |
Watchdog Timers: | Watchdog Timer |
Diel # Aliassen: | 935311091557 |
Unit Gewicht: | 1.319 g |
♠ 32-bit mikrocontrollers - MCU
Dizze 32-bit mikrocontrollers foar auto's binne in famylje fan systeem-op-chip (SoC)-apparaten dy't alle funksjes fan 'e MPC5500-famylje befetsje en in protte nije funksjes kombineare mei hege prestaasjes 90 nm CMOS-technology om in substansjele fermindering fan kosten per funksje en signifikante te leverjen prestaasjes ferbettering.De avansearre en kosten-effisjinte gasthearprosessor kearn fan dizze automotive controller famylje is boud op Power Architecture® technology.Dizze famylje befettet ferbetterings dy't de fit fan 'e arsjitektuer ferbetterje yn ynbêde applikaasjes, omfettet ekstra ynstruksjestipe foar digitale sinjaalferwurking (DSP), yntegreart technologyen - lykas in ferbettere tiidprosessor-ienheid, ferbettere wachtrige analoog-nei-digitale converter, Controller Area Network, en in ferbettere modulêr ynfier-útfiersysteem - dat wichtich is foar hjoeddeistige oandriuwingapplikaasjes fan legere ein.Dizze apparaatfamylje is in folslein kompatibele útwreiding foar Freescale's MPC5500-famylje.It apparaat hat ien nivo fan ûnthâld hiërargy besteande út maksimaal 94 KB on-chip SRAM en maksimaal 1,5 MB ynterne flash ûnthâld.It apparaat hat ek in eksterne busynterface (EBI) foar 'kalibraasje'.Dizze eksterne busynterface is ûntworpen om de measte fan 'e standert oantinkens te stypjen dy't brûkt wurde mei de MPC5xx- en MPC55xx-famyljes.
• Operating Parameters
- Folslein statyske operaasje, 0 MHz - 80 MHz (plus 2% frekwinsjemodulaasje - 82 MHz)
- -40 ℃ oant 150 ℃ junction temperatuer bestjoeringssysteem berik
- Untwerp mei leech krêft
- Minder dan 400 mW krêftdissipaasje (nominaal)
- Untworpen foar dynamysk enerzjybehear fan kearn en perifeare apparaten
- Software kontrolearre klok gating fan perifeare apparaten
- Stopmodus mei lege macht, mei alle klokken stoppe
- Produsearre yn 90 nm proses
- 1,2 V ynterne logika
- Single voeding mei 5,0 V -10%/+5% (4,5 V oant 5,25 V) mei ynterne regulator om 3,3 V en 1,2 V foar de kearn te leverjen
- Ynput- en útfierpinnen mei 5.0 V -10%/+5% (4.5 V oant 5.25 V) berik
- 35%/65% VDDE CMOS-skeakelnivo's (mei hysteresis)
- Selekteare hysteresis
- Selektearbere kontrôle foar slew rate
- Nexus-pins oandreaun troch 3,3 V-oanfier
- Untworpen mei EMI-reduksjetechniken
- Fase-beskoattele loop
- Frekwinsjemodulaasje fan systeemklokfrekwinsje
- On-chip bypass-kapasitânsje
- Selektearbere slagsnelheid en rydsterkte
• Hege prestaasjes e200z335 core processor
- 32-bit Power Architecture Book E programmeursmodel
- Ferbetterings foar kodearring fan fariabele lingte
- Lit Power Architecture-ynstruksjeset opsjoneel wurde kodearre yn in mingde 16- en 32-bit ynstruksjes
- Resultaten yn lytsere koadegrutte
- Single issue, 32-bit Power Architecture technology-kompatibele CPU
- Yn-oarder útfiering en pensjoen
- Precise útsûndering ôfhanneling
- Branch ferwurkjen ienheid
- Tawiisde adder foar berekkening fan filiaaladres
- Takfersnelling mei help fan Branch Lookahead Instruction Buffer
- Laad / winkel ienheid
- Laadlatinsje fan ien syklus
- Folslein pipelined
- Grutte en Lytse Endian-stipe
- Ferkearde tagongsstipe
- Gjin load-to-use pipeline bubbels
- Twaentritich 64-bit registers foar algemien doel (GPR's)
- Unthâldbehearienheid (MMU) mei 16-yngong folslein assosjatyf oersetting look-aside buffer (TLB)
- Aparte ynstruksjebus en load-/winkelbus
- Vectored ûnderbrekkingsstipe
- Interrupt latency <120 ns @ 80 MHz (mjitten fan ûnderbrekkingsfersyk oant útfiering fan earste ynstruksje fan ûnderbrekkingsútsûnderingshanter)